IMPLEMENTACIÓN DE UN SISTEMA DE ADQUISICIÓN DE IMÁGENES EMBEBIDO EN UN FPGA
Resumen
El este trabajo se presenta el diseño de un sistema embebido para la adquisición y muestreo de imágenes utilizando como plataforma un dispositivo reconfigurable como lo es un FPGA (Field Programmable Gate Array), y como sensor una cámara CMOS (complementary metal-oxide-semiconductor). Además, para la visualización de esta adquisición de imagen se utiliza un monitor con entrada VGA (Video Graphics Array).
El área de procesamiento de imágenes se ha desarrollado considerablemente y sus aplicaciones se han visto reflejadas en una diversidad de campos de investigación, incluidas las industriales y las militares. Estas aplicaciones tienen requerimientos importantes tales como velocidad, economía, precisión y una mayor capacidad en el almacenamiento y el procesamiento de las señales.
Se ha usado un FPGA Spartan 6 como procesador dedicado para el diseño del sistema, en el cual; se configura un sensor de imagen CMOS para adquirir imagen en un formato determinado; se realiza el almacenamiento correcto de la imagen y posteriormente es desplegada en un monitor con puerto VGA. La imagen adquirida tiene un tamaño real de 640x480 pixeles.
Texto completo:
1261-1276 PDFReferencias
S. Hazra, S. Ghosh, S. P. Maity, H. Rahaman, “A New FPGA and Programmable SoC Based VLSI Architecture for Histogram Generation of Grayscale Images for Image Processing Applications”. Procedia - Procedia Comput. Sci. Vol. 93. No. September 2016. Pp. 139–145.
A. Kumar, P. Rastogi, P. Srivastava, “Design and FPGA Implementation of DWT , Image Text Extraction Technique”. Procedia - Procedia Comput. Sci. Vol. 57. 2015. Pp. 1015–1025.
M. G. Lorenz, L. Mengibar-pozo, M. A. Izquierdo-gil, “Sensors and Actuators A : Physical High resolution simultaneous dual liquid level measurement system with CMOS camera and FPGA hardware processor”. Sensors Actuators A. Phys. Vol. 201. 2013. Pp. 468–476.
I. Bravo, J. Baliñas, A. Gardel, J. L. Lázaro, F. Espinosa, J. García, “Efficient smart CMOS camera based on FPGAs oriented to embedded image processing” Sensors. Vol. 11. No. 3. 2011. Pp. 2282–2303.
L. Tian, X. Liu, J. Li, and X. Guo, “Image preprocessing of CMOS image acquisition system based on FPGA”. Int. J. Digit. Content Technol. its Appl. Vol. 6. No. 20. 2012. Pp. 130–139.
S. Akram, M. Dar, A. Quyoum, “Document Image Processing- A Review”. Int. J. Comput. Appl. Vol. 10. No. 5. Pp. 35–40.
E. Monmasson, L. Idkhajine, M. W. Naouar, “FPGA-based Controllers”. IEEE Ind. Electron. Mag. Vol. 5. No. 1. Mar. 2011. Pp. 14–26.
A. Cabrera Aldaya, “Controlador empotrado en FPGA para Sistema Inteligente de Transporte”. 2011. Pp. 35–44.
I. U. A. H. Sánchez, Diseño de IP-Cores para Procesamiento de Imágenes en una Plataforma de Hardware Reconfigurable. 2014. INSTITUTO TECNOLÓGICO DE ORIZABA.
B. Yan, Y. Sun, F. Ding, H. Yuan, “Design of CMOS Image Acquisition System Based on FPGA”. 2011. Pp. 1726–1730.
Kioskea.net, “El sensor de imágenes”. 2014.
G. Description, A. Information, P. Datasheet, and K. Specifications, OV7670/OV7171 CMOS VGA (640x480) CAMERACHIPTM Sensor with OmniPixel® Technology. Converter. 2004. Pp. 1–32.
P. Port, “N e x y s 3 TM B o a r d R e f e r e n c e M a n u a l". Vol. 99163. No. 509. 2013. Pp. 1–22.
OmniVision, OmniVision Serial Camera Control Bus (SCCB) Functional Specification, Int. Rectifier, 2003. Pp. 1–24.
J. C. D. Vazquez, J. J. A. F. Cuautle, “Comunicación serial FPGA Cámara CMOS para lectura y escritura de datos mediante el protocolo SCCB”. Vol. 3. 2015. Pp. 191–196.
URL de la licencia: https://creativecommons.org/licenses/by/3.0/deed.es
Pistas Educativas está bajo la Licencia Creative Commons Atribución 3.0 No portada.
TECNOLÓGICO NACIONAL DE MÉXICO / INSTITUTO TECNOLÓGICO DE CELAYA
Antonio García Cubas Pte #600 esq. Av. Tecnológico, Celaya, Gto. México
Tel. 461 61 17575 Ext 5450 y 5146
pistaseducativas@itcelaya.edu.mx